这也就意味着这颗核心在相应合适的面积内能够制造生产出远超十六核心的图形处理器。
“一定要获得相应的授权!”
经过海思团队内部高层级研发人员的一致讨论,最终海思团队还是决定将新的架构引进到自家设计的芯片中。
而余大嘴在得到了海思团队的答复后,也正式的安排人去和羽震半导体公司进行谈判,争取能够尽早拿到8和9这两类的核心架构。
在周震示意下,羽震半导体也开始和菊厂正式接触。
当然谈判条件很简单,两家公司专利和技术的相互授权。
周震现在馋的就是海思半导体的通信技术专利,这也是羽震半导体的一大弱势。
为了能够让自家的公司拥有的足够强劲的实力,周震需要加大多家公司合作密度,从而为公司创造最有利的外部环境。
当然羽震半导体目前也有着自己的一定优势。
在科技树多项技术的加持之下,羽震半导体可不仅拥有着领先于同时代的核心架构。
同时也开始向闪存,运存,充电多各领域进发。
在今年年底公司将会设计出两款搭载76改和10架构的处理器芯片。
同时在此的基础之上,也研发出了最新的闪存和运存芯片。
当然如今采用的最新的闪存和运存芯片采用的协议和主流的运存和闪存芯片不同。
整个协议也暂时适用于羽震半导体自家设计的处理器芯片上,其他的处理器芯片想要采用这样的散装和运算协议,需要额外添加相应的编译器。
私有的闪存和运存协议。
以及相应的自主的闪存和运存的专利技术。
这是除了10和10两大核心架构之外,羽震半导体最能够拿得出来的技术。
当然周震按照科技树的描述,将闪存命名为1.0协议,将运存命名为1.0协议。
再有了相应的技术以及协议的加持之下。
1.0闪存拥有着非常出色的表现能力。
其中这一次的闪存协议采用的是四通道运输技术,每个通道的运输速度最高能够达到36bps,这也导致了这项协议能够支持闪存的芯片最高5600bs的写入速度,以及8000bs的读取速度。
这项闪存协议可是直接将目前市面上主流的2.1的闪存协议完全的碾压的渣都不剩。
甚至直接超越了未来的3.1和4.0的闪存协议。
要知道3.1单通道最高支持11.9ps,其中最高的读取速度只有2000bs,而写入的速度也只有700b。
而在2023年普及的4.0协议,单通道的速度也只有23.2bps,最高的读取速度只有4200bs,写入速度也只有2800bs。
可以说这一次羽震半导体的私有的闪存协议领先于公版的闪存协议,至少五到八年的时间。
而运存1.0能够为智能设备提供更高超高分辨率的视频录制和语音识别,图像识别,自然语言处理等多项功能。
这项运存的速度最高能够达到惊人的12.0bps,这个速度可谓是远超了下一代的r5,甚至是这个公版协议的升级版本pr5。
pr5最高的速度也只有6.4bps,而作为升级版本的pr5的最高速度也只有8.5ps。
可以说在用上了自家研发的两种私有协议的闪存和运存芯片之后,能够让自家的产品在整体的流畅程度以及日常的使用体验方面,拥有非常高的提升。
同时未来羽震半导体希望能够成为各家厂商都所需要的上游供应链厂商。
用设计出来的处理器芯片配合着闪存和运存芯片去占据目前主流的市场。
要知道周震现在拥有的半导体设计的水平是现在整个全球行业的天花板,唯一拥有6金技术的男人。
未来的羽震将不仅仅服务柔派,而是服务更多的手机厂商和下游企业。
本站域名已经更换为m.adouyinxs.com 。请牢记。